## Міністерство освіти і науки України НАЦІОНАЛЬНИЙ УНІВЕРСИТЕТ «ЛЬВІВСЬКА ПОЛІТЕХНІКА» Кафедра ЕОМ



3 лабораторної роботи № 1

3 дисципліни «Моделювання комп'юткрних систем»

На тему: «Інсталяція та ознайомлення з середовищем розробки Xilinx ISE.

Ознайомлення зі стендом Elbert V2 - Spartan 3A FPGA»

Виконав: ст. гр. КІ-202

Довганюк О. С.

Прийняв: ст. в.

Козак Н. Б.

## Завдання

- 1. Створення облікового запису на www.xilinx.com.
- 2. Інсталяція Xilinx ISE та отримання ліцензії.
- 3. Побудова дешифратора <u>3->7</u> за допомогою *ISE WebPACK*™ *Schematic Capture* та моделювання його роботи за допомогою симулятора *ISim*.
- 4. Генерування Bit файала та тестування за допомогою стенда Elbert V2 Spartan 3A FPGA.

## Виконання роботи

- 1) Інсталював програму Xilinx ISE.
- 2) Згідно завдання створив схему дешифратора 3 в 8 після чого видалив 8-ий вихід і отримав дешифратор 3 в 7:



Рис.1. Схема дешифратора 3 в 7

Рис.2. UCF

3) У режимі Simulation за допомогою всіх типу симуляції Behavioral перевірив роботу схеми.



Рис.3. Часова діаграма Behavioral симуляції

4) Створив конфігураційний файл і запустив усі процеси та симуляції, щоб переконатися що програма зможе функціонувати на реальній платі.



Рис.4. Виконання процесів.

5) Згенерував біт файл.



Рис.5. Створення біт файлу.

6) Отриматим файлом запрограмовую лабораторний стенд.



Рис. 6. Знаходжу в диспетчері пристроїв ком-порт який відповідає платі.



Рис.7. Обираю потрібний ком-порт у програмі для прошиття плати.



Рис. 8. Обираю свій біт файл та запрограмовую плату.



Рис.9. Плата в робочому режимі.

**Висновок:** у цій лабораторній роботі я ознайомився зі середовищем Xilinx ISE, побудував дешифратор 3 в 7, та навчився прошивати плату своєю програмою.